-
1 fetch an instruction in
Макаров: (e. g., the instruction register) выбирать команду на (напр. регистр команд)Универсальный англо-русский словарь > fetch an instruction in
-
2 fetch an instruction
Большой англо-русский и русско-английский словарь > fetch an instruction
-
3 fetch an instruction
-
4 fetch an instruction
Макаров: (from a program) выбирать команду (из программы), выбирать команду -
5 fetch an instruction from memory and place it in
Макаров: (e. g., the instruction register) выбирать команду из памяти на (напр. регистр команд)Универсальный англо-русский словарь > fetch an instruction from memory and place it in
-
6 fetch an instruction from memory and place it in (e. g., the instruction register)
Макаров: выбирать команду из памяти на (напр. регистр команд)Универсальный англо-русский словарь > fetch an instruction from memory and place it in (e. g., the instruction register)
-
7 fetch an instruction from memory and place it in the instruction register
Универсальный англо-русский словарь > fetch an instruction from memory and place it in the instruction register
-
8 fetch an instruction in (e. g., the instruction register)
Макаров: выбирать команду на (напр. регистр команд)Универсальный англо-русский словарь > fetch an instruction in (e. g., the instruction register)
-
9 fetch an instruction in the instruction register
Макаров: выбирать команду на регистр командУниверсальный англо-русский словарь > fetch an instruction in the instruction register
-
10 fetch an instruction (from a program)
Макаров: выбирать команду (из программы)Универсальный англо-русский словарь > fetch an instruction (from a program)
-
11 fetch an instruction from a program
Макаров: выбирать команду из программыУниверсальный англо-русский словарь > fetch an instruction from a program
-
12 instruction cycle
= instruction execution cycleцикл исполнения команды, командный цикл1) последовательность шагов ЦП для исполнения команды. Обычная схема исполнения состоит из пяти шагов: выборка (fetch), декодирование (instruction decoding), выборка операндов (operand fetch), исполнение команды (ALU operation), запись результата (result writeback).Syn:2) время, затрачиваемое центральным процессором на исполнение одной команды. Зависит от быстродействия ОЗУ, тактовой частоты, разрядности (ширины) шины данных и архитектуры процессора.Англо-русский толковый словарь терминов и сокращений по ВТ, Интернету и программированию. > instruction cycle
-
13 fetch cycle
первая стадия обработки машинной команды процессором - извлечение команды из кэш-памяти или из ОЗУ в регистр команд (instruction register) и подготовка её к декодированию.The instruction needs to be fetched, decoded and then results need to be written back to main memory or the register file. — Нужно выбрать команду, декодировать её, а затем результат выполнения записать в оперативную память или регистровый блок см. тж. fetch-execute cycle, fetch packet, fetch time, instruction decoder, prefetcher
Англо-русский толковый словарь терминов и сокращений по ВТ, Интернету и программированию. > fetch cycle
-
14 instruction
1) инструкционный
2) <comput.> команда
3) наставление
4) инструкция
5) программа
6) обучение
7) преподавание
8) распоряжение
9) указание
– branch instruction
– breakpoint instruction
– compare instruction
– computer instruction
– control instruction
– current instruction
– delay instruction
– dummy instruction
– exchange instruction
– exit instruction
– fetch an instruction
– follow the instruction
– ignore instruction
– illegal instruction
– instruction address
– instruction code
– instruction cycle
– instruction file
– instruction format
– instruction line
– instruction register
– instruction set
– macro instruction
– manufacturer's instruction
– modify an instruction
– multiaddress instruction
– operating instruction
– overflow instruction
– programmed instruction
– recognize an instruction
– return instruction
– shift instruction
– single-address instruction
– skip an instruction
– skip instruction
– sort instruction
– standard instruction
– transfer instruction
– unco instruction
– zero-address instruction
"jump if not" instruction — команда условного перехода
conditional transfer instruction — команда условного перехода
register reference instruction — команда обращения к регистру
-
15 instruction cycle
1) Общая лексика: цикл исполнения команды (1) последовательность шагов ЦП для исполнения команды. Обычная схема исполнения состоит из пяти шагов: выборка (fetch), декодирование (instruction decoding), выборка операндов (operand fetch), исполнение ком)2) Техника: командный цикл, цикл команды3) Вычислительная техника: цикл выполнения команды -
16 fetch
-
17 instruction decoder
блок устройства управления ( control unit) центрального процессора, выделяющий код операции и операнды команды, а затем вызывающий микропрограмму, исполняющую данную командуАнгло-русский толковый словарь терминов и сокращений по ВТ, Интернету и программированию. > instruction decoder
-
18 instruction register
= IRвнутренний регистр ( internal register) микропроцессора, содержащий исполняемую в текущий момент (или следующую) команду, т. е. команду, адресуемую счётчиком команд (PC). С применением в процессорах конвейерной обработки команд схема их выборки заметно усложниласьАнгло-русский толковый словарь терминов и сокращений по ВТ, Интернету и программированию. > instruction register
-
19 instruction fetch
English-German dictionary of Electrical Engineering and Electronics > instruction fetch
-
20 instruction op-code fetch
instruction op-code fetch Befehlslesezyklus mEnglish-German dictionary of Electrical Engineering and Electronics > instruction op-code fetch
См. также в других словарях:
Instruction cycle — An instruction cycle (sometimes called fetch and execute cycle, fetch decode execute cycle, or FDX) is the basic operation cycle of a computer. It is the process by which a computer retrieves a program instruction from its memory, determines what … Wikipedia
Instruction pipeline — Pipelining redirects here. For HTTP pipelining, see HTTP pipelining. Basic five stage pipeline in a RISC machine (IF = Instruction Fetch, ID = Instruction Decode, EX = Execute, MEM = Memory access, WB = Register write back). In the fourth clock… … Wikipedia
Instruction set — An instruction set, or instruction set architecture (ISA), is the part of the computer architecture related to programming, including the native data types, instructions, registers, addressing modes, memory architecture, interrupt and exception… … Wikipedia
Instruction set simulator — An instruction set simulator (ISS) is a simulation model, usually coded in a high level programming language, which mimics the behavior of a mainframe or microprocessor by reading instructions and maintaining internal variables which represent… … Wikipedia
Fetch-and-add — In computer science, the fetch and add CPU instruction is a special instruction that atomically modifies the contents of a memory location. It is used to implement Mutual exclusion and concurrent algorithms in multiprocessor systems.In… … Wikipedia
Instruction prefetch — In computer architecture, instruction prefetch is a technique used in microprocessors to speed up the execution of a program by reducing wait states.Modern microprocessors are much faster than the memory where the program is kept, meaning that… … Wikipedia
Instruction unit — The instruction unit (IU) in a CPU is responsible for maintaining the fetch pipeline and for dispatching instructions. It stores the instruction that is required to processes the data … Wikipedia
Cycles per instruction — In computer architecture, cycles per instruction (aka clock cycles per instruction, clocks per instruction, or CPI) is a term used to describe one aspect of a processor s performance: the number of clock cycles that happen when an instruction is… … Wikipedia
Cycles Per Instruction — In computer architecture, Cycles per instruction (clock cycles per instruction or clocks per instruction or CPI) is a term used to describe one aspect of a processor s performance: the number of clock cycles that happen when an instruction is… … Wikipedia
Explicitly Parallel Instruction Computing — EPIC bezeichnet eine Eigenschaft einer Befehlssatzarchitektur (englisch Instruction Set Architecture, kurz ISA) und der Verarbeitungsstruktur einer Familie von Mikroprozessoren, z. B. Itanium. Bei der Programmierung von EPIC CPUs wird… … Deutsch Wikipedia
Burroughs large systems instruction set — The B5000 instruction set is the set of valid operations for the Burroughs large systems including the current (as of 2006) Unisys Clearpath/MCP systems. These unique machines have a distinctive design and instruction set. Each word of data is… … Wikipedia